Conception D Une Architecture Extensible Pour Le Calcul Massivement Parallele


Download Conception D Une Architecture Extensible Pour Le Calcul Massivement Parallele PDF/ePub or read online books in Mobi eBooks. Click Download or Read Online button to get Conception D Une Architecture Extensible Pour Le Calcul Massivement Parallele book now. This website allows unlimited access to, at the time of writing, more than 1.5 million titles, including hundreds of thousands of titles in various foreign languages.

Download

Conception d'une architecture extensible pour le calcul massivement parallèle


Conception d'une architecture extensible pour le calcul massivement parallèle

Author: Ania Kaci

language: fr

Publisher:

Release Date: 2016


DOWNLOAD





En réponse à la demande croissante de performance par une grande variété d'applications (exemples : modélisation financière, simulation sub-atomique, bio-informatique, etc.), les systèmes informatiques se complexifient et augmentent en taille (nombre de composants de calcul, mémoire et capacité de stockage). L'accroissement de la complexité de ces systèmes se traduit par une évolution de leur architecture vers une hétérogénéité des technologies de calcul et des modèles de programmation. La gestion harmonieuse de cette hétérogénéité, l'optimisation des ressources et la minimisation de la consommation constituent des défis techniques majeurs dans la conception des futurs systèmes informatiques.Cette thèse s'adresse à un domaine de cette complexité en se focalisant sur les sous-systèmes à mémoire partagée où l'ensemble des processeurs partagent un espace d'adressage commun. Les travaux porteront essentiellement sur l'implémentation d'un protocole de cohérence de cache et de consistance mémoire, sur une architecture extensible et sur la méthodologie de validation de cette implémentation.Dans notre approche, nous avons retenu les processeurs 64-bits d'ARM et des co-processeurs génériques (GPU, DSP, etc.) comme composants de calcul, les protocoles de mémoire partagée AMBA/ACE et AMBA/ACE-Lite ainsi que l'architecture associée « CoreLink CCN » comme solution de départ. La généralisation et la paramètrisation de cette architecture ainsi que sa validation dans l'environnement de simulation Gem5 constituent l'épine dorsale de cette thèse.Les résultats obtenus à la fin de la thèse, tendent à démontrer l'atteinte des objectifs fixés.

Scientific and Technical Aerospace Reports


Scientific and Technical Aerospace Reports

Author:

language: en

Publisher:

Release Date: 1990


DOWNLOAD





Government Reports Announcements & Index


Government Reports Announcements & Index

Author:

language: en

Publisher:

Release Date: 1991


DOWNLOAD